谘詢電話

ENGLISH0755-88840386
新聞中心

谘詢電話

0755-88840386
您的位置:首頁 > K8凯发大酒店天生赢家專題 > 專業技術專題 > 工業自動化稱重儀表>詳情頁

淺談電子稱重儀表的抗幹擾試驗測試及設計要點

發布時間:2020-12-07 10:30:54 |來源:網絡轉載

電子稱重儀表是工控自動化的關鍵部件,除商業衡器外,大部分電子稱重儀表通常遭遇更繁雜的工作狀況。在磁感應自然環境較為極端的狀況下,一些規模性集成電路芯片經常會遭受影響,造成 不可以一切正常工作中或在不正確情況下運作,導致的不良影響通常很嚴重。因而,儀表盤的抗幹擾特性很重要。文中關鍵從電子稱重儀表的抗幹擾檢測及在抗幹擾設計方案中應高度重視難題等幾大層麵作論述和探討,便於閱讀者可以掌握和把握工業生產電子稱重儀表的有關專業知識。在閱讀文章文中時提議大夥兒查看有關國家行業標準,例如:GB/T7724-2008《電子稱重儀表》、GB/T2423《電工電子產品環境試驗)、GBAT4793.1-2007稱重、控製和實驗室用電氣設備的安全要求》等有關技術專業參考文獻。
1抗幹擾特性實驗檢測的具體內容和留意關鍵點
1.1電磁波輻射(RS)
用以調查儀表盤對外部高頻率磁場的影響。高頻率無線電波的影響是根據室內空間傳送,鍵入10d或除零點外最少負載值開展試驗:幹擾信號為磁場強度是1OV/m,頻率範疇為80MHz~2000MHz,調配80%AM,1kHz的正弦交流電無線電波,隨後將儀表盤置放於要求的磁場中,觀查儀表盤的量程轉變應不造成超過Id的下降或能解決的明顯增差。
1.2浪湧(衝擊性)(surge)
用於仿真模擬當然雷擊或是電力網中連接大容性負荷所造成的單脈衝對儀表盤的危害。鍵入10d或除零點外最少負載值開展試驗。差模:L-N(O.8kV、60s、3次);共模:L-PE、N-PE、LN-PE(IkV、60s、3次),受試儀表盤應不造成超過Id的下降或能解決的明顯增差。
1.3靜電感應充放電(ESD)
仿真模擬儀表盤在接受外部靜電感應(如身體或機器設備感應起電)造成的充放電或電場影響時的抵抗力。分
別鍵入10d及貼近max的數據信號開展實驗。嚴苛級別為3級(氣體充放電9kV,觸碰充放電8kV);充放電最少10次,間隔時間Is。受試儀表盤應不造成超過Id的下降或能解決的明顯增差。
1.4直流磁場發生器(PMS)
仿真模擬直流電纜線所組成的電磁場(如大中型直流變壓器機器設備周邊的電磁場)對儀表盤造成的危害。
1.5電迅速一瞬間單脈衝群(EFT/B)
仿真模擬機器設備周邊或電力網中產生交流電流時造成 的單脈衝影響。鍵入10d或除零點外最少負載值開展試驗,嚴苛級別2級(脈衝幅度IkV),檢測執行於供電係統控製回路,各自開展正負性實驗;試驗延遲時間不少於30s(或一百個單脈衝群);試驗應在室內溫度下開展。受試儀表盤應不造成超過Id的下降或能解決的明顯增差。
1.6短時間電源電壓墜落(DIP/i)
仿真模擬電力網中連接功率大的的機器設備造成的電力網工作電壓和短時間終斷狀況,關鍵檢測儀表盤的特性可靠性:各自鍵入10d及貼近max的數據信號開展實驗;每過10s使實驗工作電壓產生器在半周期時間將供電係統工作電壓墜落到“0”,開展10次;每過10s使實驗工作電壓產生器在半周期時間將供電係統工作電壓墜落到“50”,開展10次;受試儀表盤應不造成超過Id的下降或能解決的明顯增差。
1.7頻射場傳輸(CS)
指外部低頻磁場根據耦合在電纜線上造成感應電動勢或工作電壓,順著電纜線進到儀表盤內部,調查儀表盤抗幹擾工作能力,等同於在將儀表盤開關電源添加要求的無線電波數據信號10d或除零點外最少負載值開展試驗。幹擾信號為射頻幅度值(50Q)10V(e.m.f),頻率範疇為0.15MHz~80MHz,調配80%AM,1kHz的正弦交流電無線電波。
分辨規範:當儀表盤處在影響場所時,分辨其達標的規範為不產生明顯增差或檢驗出明顯增差但沒有跟別的信息內容搞混。此要求可了解為產生明顯增差時,增差的變化量不計入,儀表盤能快速修複,修複後量程變化量不超e,修複時間不過長,可判斷為達標;若不可以快速修複或持續出現明顯增差則判斷為不過關。
2抗幹擾設計方案中應高度重視的難題和解決方案
2.1PCB及電源電路抗幹擾對策
印刷線路板的抗幹擾設計方案與實際電源電路擁有 緊密的關聯,這兒僅就PCB抗幹擾設計方案的幾類常見對策作一•些表明。
2.1.1電源插頭設計方案:依據印刷電路板電K8凯发登录入口的尺寸,盡可能字體加粗電源插頭總寬,降低環路電阻器;另外,使電源插頭、接地線的走向和數據信息傳送的方位一致,那樣有利於提高抗噪音工作能力。
2.1.2接地線設計方案:在單片機設計控製係統設計中,接地裝置是操縱影響的關鍵方式。如能將接地裝置和屏蔽掉恰當融合來應用,可處理絕大多數影響難題。單片機設計係統軟件中接地線構造大概有係統化、外殼地(屏蔽掉地)、數據地(邏輯性地)和仿真模擬地等。
在接地線設計方案中應留意以下幾個方麵:①恰當挑選點射接地裝置與多一點接地裝置;②數據地與仿真模擬地分離;③電線接頭應盡可能字體加粗;④電線接頭組成閉環控製路。
2.1.3退耦電容器配備:PCB設計方案的基本作法之一是在包裝印刷板的每個重點部位配備適度的退耦電容器。退耦電容器的一般配備標準為:①開關電源鍵入端跨接10p,F~100piF的電解電容器,如有可能,接100|iF之上的更強;②正常情況下每一個集成電路芯片處理芯片都應布局一個O.OlpF的高壓瓷片電容,如遇包裝印刷板間隙不足,可每4個~8個處理芯片布局一個lpF~10pF的鈕電容器;③針對抗噪音工作能力弱、關閉時開關電源轉變大的元器件,如RAM、ROM儲存器件,應在處理芯片的電源插頭和接地線中間立即連接退耦電容器;④電容器導線不可以過長,尤其是高頻率旁路電容不可以有導線。
2.1.4在包裝印刷板中有交流接觸器、汽車繼電器、按鍵等元器件時,實際操作他們時均會造成很大電暈放電,務必選用RC電路來消化吸收充放電電K8凯发登录入口。一般R取lkQ~2mfl,C取2.2jjiF~47jjiF。CMOS的輸入電阻很高,且會受磁感應,因而在應用時,對無需端要接地裝置或接正開關電源。
2.2鍵入/輸出的電磁兼容性設計方案
在單片機設計係統軟件中輸入/輸出也是幹擾信號的傳輸電線和接受頻射電磁幹擾的拾檢源,稱重顯示器設計方案時一般要采取措施的對策:①選用必需的共模/差模抑止電源電路,另外還要采用一定的過濾和防磁屏蔽材料對策以減少影響的進到;②在標準批準的狀況下盡量采用各種各樣隔離措施(如光學防護或是磁電防護),進而阻隔影響的散播。
2.3單片機設計延時電路的設計方案
在單片機設計係統軟件中,看門狗1對係統全部單片機設計
的運作起著尤其關鍵的功效,由於全部的幹擾信號不太可能所有被防護或除去,一旦進到CPU影響程序流程的一切正常運作,那麼校準係統軟件融合手機軟件解決對策就變成一道合理的糾錯防禦力的天然屏障了。常見的校準係統軟件有下列二種:①外界校準係統軟件:外界“看門狗1”電源電路能夠自身設計方案還可以用專業的“看門狗1”處理芯片來構建,殊不知,她們都有優點和缺點;②如今愈來愈多的單片機設計都含有自身的上麵校準係統軟件,那樣客戶就可以很便捷的應用其內部的校準計時器了,可是,有一些型號規格的單片機設計它的校準命令太過度簡易,那樣也會存有象所述無限循環那般的“吃狗糧”命令,使其喪失監管功效。有一些單片機設計的上麵校準命令就做的比較好,一般她們把“吃狗糧”數據信號製成固定不動文件格式的好幾條命令依次序來實行,如果有一定不正確則該“吃狗糧”實際操作失效,那樣就進一步提高了延時電路的可信性。
2.4防觸電對策
戶外應用的單片機設計係統軟件或從戶外空架導入房間內的電源插頭、電源線,要考慮到係統軟件的防觸電難題。常見的防觸電元器件有:氣體放電管、TVS(TransientVoltageSuppression)等。氣體放電管是當開關電源的工作電壓超過某一標值時,一般為數十伏或百餘伏,氣體穿透充放電,將電源插頭上強衝擊性脈衝導進地麵。TVS能夠當做2個串聯且方位反過來的齊納二極管,當兩直流電壓高過某一值時導通。其特性是能夠暫態根據百餘甚至過千安的電K8凯发登录入口。

 

本文源於網絡轉載,如有侵權,請聯係刪除

分享到
網站地圖凱發K8凱發K8凱發K8凱發K8凱發K8